逻辑0和一个高阻相与结果是什么?一个逻辑1和一个高阻相或结果又是什么?为什么?

3个回答

  • 1.与非门不用的端口接1,或非门不用的端口接0,异或门作为非门用,不用的输入端也接0.

    2.TTL门的输入端在悬空时理论上为0电平,因为TTL门内部是靠晶体管工作的,输入端口需要吸入一定的电流才能发生动作,而悬空则没有电流流入,因此输入逻辑即为0,但严格的做法是不用的输入引脚应该接上一个确定的电平,为了防止串入的干扰造成错误逻辑动作.

    3.除了0C门,其它的门电路输出端并接,都会发生“抢线”的情况,OC门是集电极开路输出结构,没有上拉能力,靠外部接上拉电阻实现逻辑1,所以不会抢线,只会线与,两个门输出端相并联,只要一个门输出端为0,则并联输出线即为0;而普通门是强推挽输出结构,如果两个门的输出状态不同,一个是1一个是0,就会造成电源短路,或烧毁门电路.

    4.CMOS门内部是靠场效应管工作的,场效应管的输入阻抗很高,几乎没有吸入电流,悬空的话,即使一个能量很微小的干扰都会将其触发,所以不用的输入端口必须接上确定的电平,逻辑和TTL的一样,与非门不用的端口接1.